臺積電今日聯(lián)合臺大、麻省理工宣布,在 1nm 以下芯片方面取得重大進展,研究成果已發(fā)表于 Nature。
該研究發(fā)現(xiàn),利用半金屬鉍 Bi 作為二維材料的接觸電極,可以大幅降低電阻并提高電流,實現(xiàn)接近量子極限的能效,有望挑戰(zhàn) 1nm 以下制程的芯片。
據(jù)介紹,該發(fā)現(xiàn)是由麻省理工團隊首先發(fā)現(xiàn)的,隨后臺積電將“易沉積制程”進行優(yōu)化,而臺大電機系暨光電所教授吳志毅團隊則通過氦離子束微影系統(tǒng)”將元件通道成功縮小至納米尺寸。
IT之家此前報道,IBM 在 5 月初首發(fā)了 2nm 工藝芯片,與當前主流的 7nm 芯片相比,IBM 2nm 芯片的性能預計提升 45%,能耗降低 75%。
不過業(yè)界人士表示,由于 IBM 沒有先進邏輯制程芯片的晶圓廠,因此其 2nm 工藝無法很快落地,“彎道超車”也比較困難。
- LoRaWAN協(xié)議:您需要知道的一切
- 遼寧朝陽發(fā)布行動方案,搶抓低空經(jīng)濟發(fā)展“窗口”期
- 人工智能與能源:邁向凈零世界的協(xié)同力量
- 數(shù)據(jù)分析的七大優(yōu)勢
- 物聯(lián)網(wǎng)賦能智能建筑:優(yōu)勢與用例
- 云平臺如何增強生成式AI工具和模型的功能
- 什么是建筑信息建模(BIM),與 BMS有什么區(qū)別?
- DeepSeek的AI模型如何重新定義全球技術動力學
- 光纖網(wǎng)絡連接的DCI拓撲:您應該了解的內(nèi)容
- DCI架構設計:克服現(xiàn)代數(shù)據(jù)中心互連的核心挑戰(zhàn)
免責聲明:本網(wǎng)站內(nèi)容主要來自原創(chuàng)、合作伙伴供稿和第三方自媒體作者投稿,凡在本網(wǎng)站出現(xiàn)的信息,均僅供參考。本網(wǎng)站將盡力確保所提供信息的準確性及可靠性,但不保證有關資料的準確性及可靠性,讀者在使用前請進一步核實,并對任何自主決定的行為負責。本網(wǎng)站對有關資料所引致的錯誤、不確或遺漏,概不負任何法律責任。任何單位或個人認為本網(wǎng)站中的網(wǎng)頁或鏈接內(nèi)容可能涉嫌侵犯其知識產(chǎn)權或存在不實內(nèi)容時,應及時向本網(wǎng)站提出書面權利通知或不實情況說明,并提供身份證明、權屬證明及詳細侵權或不實情況證明。本網(wǎng)站在收到上述法律文件后,將會依法盡快聯(lián)系相關文章源頭核實,溝通刪除相關內(nèi)容或斷開相關鏈接。