跳過5nm 臺積電透露Graphcore下一代IPU將基于3nm工藝研發(fā)

8月28日消息,據國外媒體報道,5nm工藝在今年一季度投產之后,臺積電下一代工藝研發(fā)的重點已轉移到了3nm,目前正在按計劃推進,計劃在2021年風險試產,2022年下半年大規(guī)模投產。

在2020年度的臺積電全球技術論壇上,他們也提到了3nm工藝,披露了3nm工藝的性能提升信息。

外媒最新的報道顯示,在介紹3nm的工藝時,臺積電重點提到了為人工智能和機器學習研發(fā)加速器的半導體廠商Graphcore。臺積電透露,Graphcore用于加速機器學習的下一代智能處理單元(IPU),將基于臺積電的3nm工藝研發(fā),越過5nm工藝。

Graphcore目前已經推出兩代IPU,第一代是Colossus Mk1 IPU,采用臺積電的16nm工藝,集成236億個晶體管;第二代是不久前推出的Colossus Mk2 IPU,采用的是臺積電的7nm工藝,集成592億個晶體管。

雖然臺積電透露Graphcore下一代的IPU將基于臺積電的3nm工藝研發(fā),但并未透露具體的時間框架,也未提及Graphcore的任何策略信息。

免責聲明:本網站內容主要來自原創(chuàng)、合作伙伴供稿和第三方自媒體作者投稿,凡在本網站出現(xiàn)的信息,均僅供參考。本網站將盡力確保所提供信息的準確性及可靠性,但不保證有關資料的準確性及可靠性,讀者在使用前請進一步核實,并對任何自主決定的行為負責。本網站對有關資料所引致的錯誤、不確或遺漏,概不負任何法律責任。任何單位或個人認為本網站中的網頁或鏈接內容可能涉嫌侵犯其知識產權或存在不實內容時,應及時向本網站提出書面權利通知或不實情況說明,并提供身份證明、權屬證明及詳細侵權或不實情況證明。本網站在收到上述法律文件后,將會依法盡快聯(lián)系相關文章源頭核實,溝通刪除相關內容或斷開相關鏈接。

2020-08-28
跳過5nm 臺積電透露Graphcore下一代IPU將基于3nm工藝研發(fā)
芯片代工商臺積電在全球技術論壇上透露,Graphcore用于加速機器學習的下一代智能處理單元(IPU),將基于臺積電的3nm工藝研發(fā),越過5nm工藝。

長按掃碼 閱讀全文